Papers - KUROKAWA Atsushi
-
A novel SRAM structure for leakage power suppression in 45nm technology
Sui Huang, Zhangcai Huang, Atsushi Kurokawa, Yasuaki Inoue
Proceedings 2008 International Conference on Communications, Circuits and Systems (ICCCAS) 1070 - 1074 2008.5
-
An advanced model for calculating the effective capacitance considering input waveform effect
Minglu Jiang, Zhangcai Huang, Atsushi Kurokawa, Yasuaki Inoue
Proceedings 2008 International Conference on Communications, Circuits and Systems (ICCCAS) 1088 - 1092 2008.5
-
Prevention in a chip of EMI noise caused by X’tal oscillator
Atsushi Kurokawa, Hiroshi Fujita, Tetsuya Ibe
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E91-A ( 4 ) 1077 - 1083 2008.4
-
An advanced effective capacitance model considering input waveform effect
Minglu Jiang, Zhangcai Huang, Atsushi Kurokawa, and Yasuaki Inoue
電子情報通信学会 第21回 回路とシステム軽井沢ワークショップ 論文集 433 - 438 2008.4
-
Vth ばらつきに拠る出力遷移時間ばらつきの解析
奥村隆昌, 黒川敦, 増田弘生, 金本俊幾, 佐藤高史, 橋本昌宜, 高藤浩資, 中島英斉, 小野信任
電子情報通信学会 第21回 回路とシステム軽井沢ワークショップ 論文集 299 - 304 2008.4
-
チップ内システマティックばらつきと回路スキュー特性相関
増田弘生, 大川眞一, 黄田剛, 奥村隆昌, 黒川敦, 金本俊幾, 佐藤高史, 橋本昌宜, 中島英斉, 高藤浩資, 小野信任
電子情報通信学会 第21回 回路とシステム軽井沢ワークショップ 論文集 617 - 622 2008.4
-
A 45nm stable SRAM structure for ultra low leakage power
Sui Huang, Zhangcai Huang, Atsushi Kurokawa, and Yasuaki Inoue
電子情報通信学会 第21回 回路とシステム軽井沢ワークショップ 論文集 635 - 640 2008.4
-
Modeling the overshooting effect for CMOS inverter in nanometer technologies
Zhangcai Huang, Hong Yu, Atsushi Kurokawa, Yasuaki
Proceedings Asia South Pacific Design Automation Conference (ASP-DAC 2007) 565 - 570 2007.6
-
信頼性保証のためのNBTIのモデリングとシミュレーション方法
黒川敦, 大嶋潔, 木村安行, 宮下博之, 日隈裕洋, 北爪和俊, 伊部哲也
電子情報通信学会 第20回 回路とシステム軽井沢ワークショップ 論文集 13 - 18 2007.4
-
クリスタル発振回路に起因するEMIノイズの解析とチップ内対策
黒川敦, 藤田浩志, 伊部哲也, 渡辺徹
電子情報通信学会 第20回 回路とシステム軽井沢ワークショップ 論文集 475 - 480 2007.4
-
45-65nmノードにおける遅延ばらつき特性の環境温度依存性
中林太美世, 黒川敦, 佐藤高史, 橋本昌宜, 増田弘生
電子情報通信学会 第20回 回路とシステム軽井沢ワークショップ 論文集 691 - 696 2007.4
-
バラツキのモデリング技術 (招待講演)
黒川敦
電子情報技術産業協会 EDS Fair システム・デザイン・フォーラム 2007 2007.1
-
Impact of intrinsic parasitic extraction errors on timing and noise estimation
Toshiki Kanamoto, Shigekiyo Akutsu, Tamiyo Nakabayashi, Takahiro Ichinomiya, Koutaro Hachiya, Atsushi Kurokawa, Hiroshi Ishikawa, Sakae Muromoto, Hiroyuki Kobayashi, Masanori Hashimoto
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 12 ) 3666 - 3670 2006.12
-
A gate delay model focusing on current fluctuation over wide-range of process and environmental variability
Ken'ichi Shinkai, Masanori Hashimoto, Atsushi Kurokawa, Takao Onoye
Proceedings of ACM/IEEE International Workshop on Timing Issues (ICCAD 2006) 47 - 53 2006.11
-
Calculating the effective capacitance for interconnect loads based on Thevenin model
Shuai Fang, Zhangcai Huang, Atsushi Kurokawa, and Yasuaki
Proceedings 2006 International Conference on Communications, Circuits and Systems (ICCCAS) 2474 - 2477 2006.6
-
Modeling the influence of input-to-output coupling capacitance on CMOS inverter delay
Zhangcai Huang, Atsushi Kurokawa, Yun Yang, Hong Yu, Yasuaki Inoue
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 4 ) 840 - 846 2006.4
-
Determination of interconnect structural parameters for best- and worst-case delays
Atsushi Kurokawa, Hiroo Masuda, Junko Fujii, Toshinori Inoshita, Akira Kasebe, Zhangcai Huang, Yasuaki Inoue
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 4 ) 856 - 864 2006.4
-
Formula-based method for capacitance extraction of interconnects with dummy fills
Atsushi Kurokawa, Akira Kasebe, Toshiki Kanamoto, Yun Yang, Zhangcai Huang, Yasuaki Inoue, Hiroo Masuda
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 4 ) 847 - 855 2006.4
-
電流変動に着目した広範囲な製造・環境ばらつき対応ゲート遅延モデル
新開健一, 橋本昌宜, 黒川敦, 尾上孝雄
電子情報通信学会 第19回 回路とシステム軽井沢ワークショップ 論文集 559 - 564 2006.4
-
Calculating the effective capacitance for interconnect loads based on Thevenin model
Shuai Fang, Zhangcai Huang, Atsushi Kurokawa, and Yasuaki Inoue
電子情報通信学会 第19回 回路とシステム軽井沢ワークショップ 論文集 1 - 4 2006.4