論文 - 今井 雅
-
パケット転送経路の偏りに着目した高性能非同期式ネットワークオンチップの検討
武安聡,今井雅,中村宏
電子情報通信学会技術研究報告 VLD2010 ( 66 ) 67 - 72 2010年11月
-
DSN2010報告" 〜The 40th Annual IEEE/IFIP International Conference on Dependable Systems and Networks
今井雅
電子情報通信学会技術研究報告 DC2010 ( 23 ) 31 - 34 2010年10月
-
Evaluation of Delay Variations and Soft-Error Hardness in Asynchronous Pipeline Circuits
Masashi Imai, Tomohiro Yoneda
Proc. IEEE/ACM Workshop on Variability Modeling and Characterization 2010年10月
-
パケット転送経路の偏りに着目した高性能非同期式ネットワークオンチップの検討
武安聡, 今井雅, 中村宏
電子情報通信学会技術研究報告 VLD2010-66 67 - 72 2010年10月
-
Hard-redundant Fault Tolerance Techniques for Resilient Protection Relay Systems
Tomoyuki Kawasaki, Katsuhiko Sekiguchi, Kazuto Fukushima, Takaya Shono, Masashi Imai, Tomohide Nagai, Takashi Nanya
Proc. 16th International Conference on Electrical Engineering 2010年07月
-
Pair and Swap: An Approach to Graceful Degradation for Dependable Chip Multiprocessors
Masashi Imai, Tomohide Nagai, Takashi Nanya
Proc. WDSN10 119 - 124 2010年06月
-
プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法
長井智英,今井雅,南谷崇
電子情報通信学会技術研究報告 VLD2009 ( 51 ) 67 - 72 2009年12月
-
プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法
長井智英, 今井雅, 南谷崇
電子情報通信学会技術研究報告 VLD2009-51,DC2009-38 67 - 72 2009年12月
-
N-way Ring and Square Arbiters
Masashi Imai, Tomohiro Yoneda, Takashi Nanya
Proc. ICCD09 125 - 130 2009年10月
-
N-way Ring and Square Arbiters
Masashi Imai, Tomohiro Yoneda, Takashi Nanya
Proc ICCD2009 125 - 130 2009年10月
-
非同期式設計技術の基礎
今井雅
FTC研究会 2009年07月
-
Achieving Degradation Tolerance in a Hardware Accelerator with Parallel Functional Units
Tomohiro Yoneda, Masashi Imai, Hiroshi Saito, Atsushi Matsumoto
Proc. of Third Workshop on Dependable and Secure Nanocomputing 28 - 33 2009年06月
-
Fine-grain Leakage Power Reduction Method for m-out-of-n Encoded Circuits Using Multi-Threshold-Voltage Transistors
Masashi Imai, Kouei Takada, Takashi Nanya
Proc. Async2009 209 - 216 2009年05月
-
マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法
高田幸永,今井雅,中村宏,南谷崇
電子情報通信学会技術研究報告 VLD2008 ( 90 ) 183 - 188 2008年11月
-
Performance Comparison between Self-timed Circuits and Synchronous Circuits Based on the Technology Roadmap of Semiconductors
Masashi Imai, Takashi Nanya
Proc. DSN08 2nd Workshop on Dependable and Secure Nanocomputing C23 - C28 2008年06月
-
共有資源の優先度制御によるチップ・マルチプロセッサの小電力化手法
椎名公康,近藤正章,今井雅,中村宏,南谷崇
先進的計算基盤システムシンポジウム SACSIS 2008 317 - 324 2008年06月
-
A Design Method for 1-out-of-4 Encoded Low-Power Self-Timed Circuits using Standard Cell Libraries
Masashi Imai, Takashi Nanya
Proc. ACSD08 21 - 26 2008年06月
-
共有資源の優先度制御によるチップ・マルチプロセッサの小電力化手法
椎名公康, 近藤正章, 今井雅, 中村宏, 南谷崇
先進的計算基盤システムシンポジウム SACSIS 2008 317 - 324 2008年06月
-
非同期式回路に基づく耐劣化故障性実現に関する考察
米田友洋,今井雅,松本敦,羽生貴弘,中村祐一
電子情報通信学会技術研究報告 2008年04月
-
非同期式回路に基づく耐劣化故障性実現に関する考察
米田友洋, 今井雅, 松本敦, 羽生貴弘, 中村祐一
電子情報通信学会技術研究報告 2008年04月