論文 - 今井 雅
-
プロセス変動を考慮した電流制御による低電力化手法
金均東,今井雅,中村宏,南谷崇
電子情報通信学会技術研究報告 VLD2007 ( 76 ) 37 - 42 2007年11月
-
共有資源の優先度と電源電圧の協調制御によるチップマルチプロセッサの省電力化
椎名公康,近藤正章,今井雅,中村宏,南谷崇
情報処理学会研究報告 ARC-175 83 - 88 2007年11月
-
革新的電源制御による超低消費電力高性能システムLSIの構想
中村宏,天野英晴,宇佐美公良,並木美太郎,今井雅,近藤正章
情報処理学会研究報告 ARC-173 79 - 84 2007年05月
-
Design Method of High Performance and Low Power Functional Units Considering Delay Variations
Kouichi Watanabe, Masashi Imai, Masaaki Kondo, Hiroshi Nakamura, Takashi Nanya
IEICE Trans on Fundamentals E89-A ( 12 ) 3519 - 3528 2006年12月
-
空間的に故障率が異なる計算機クラスタシステムにおけるチェックポインティング
Miwako Azuma, Masaaki Kondo, Masashi Imai, Hiroshi Nakamura, Takashi Nanya
電子情報通信学会論文誌D J89-D ( 8 ) 1705 - 1716 2006年08月
-
通信オーバーヘッドを考慮したマルチプロセッサSoC向け低消費電力化タスクスケジューリング手法
渡辺 亮,近藤正章,今井 雅,中村 宏,南谷 崇
情報処理学会 研究報告 ARC-169 67 - 72 2006年08月
-
1-out-of-4符号を用いた低消費電力非同期式回路設計
藤井智弘,今井 雅,中村 宏,南谷 崇
電子情報通信学会技術研究報告 ICD2006 ( 82 ) 19 - 24 2006年08月
-
A Novel Design Method for Asynchronous Bundled-data Transfer Circuits Considering Characteristics of Delay Variations
Masashi Imai, Takashi Nanya
Proc. Async2006 68 - 77 2006年03月
-
遅延変動特性を考慮したタイミング信号設計方式に関する検討
今井 雅,渡邊孝一,近藤正章,中村 宏,南谷 崇
電子情報通信学会技術研究報告 VLD2005 ( 59 ) 31 - 36 2005年11月
-
bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計
渡邊孝一,今井 雅,近藤正章,中村 宏,南谷 崇
電子情報通信学会技術研究報告 VLD2005 ( 60 ) 37 - 42 2005年11月
-
GALS型SoCの低消費電力化のためのタスクスケジューリング手法
渡辺亮,近藤正章,今井雅,中村宏,南谷崇
情報処理学会 研究報告 ARC-164 61 - 66 2005年08月
-
空間的・時間的な故障率の変動を考慮したチェックポインティング手法の初期検討
東美和子,近藤正章,今井雅,中村宏,南谷崇
電子情報通信学会技術研究報告 DC2005 ( 14 ) 7 - 12 2005年08月
-
Single Latched Scan Registers based on Multi-Clock for Low Heat Dissipation and for Low IR-Drop
Masayuki Tsukisaka, Masashi Imai, Takashi Nanya
Proc. ITC-CSCC2005 945 - 946 2005年07月
-
A Novel Design Method using Delay-Variation-Aware Cell Libraries for Asynchronous Bundled-data Transfer Circuits
Masashi Imai, Chikaaki Kogure, Masaaki Kondo, Hiroshi Nakamura, Takashi Nanya
Proc. ITC-CSCC2005 441 - 442 2005年07月
-
遅延変動を考慮したスタンダードセルライブラリの構築と評価
小暮千賀明,今井雅,近藤正章,中村宏,南谷崇
電子情報通信学会技術研究報告 VLD2004 ( 63 ) 13 - 18 2004年12月
-
Skewed Checkpointing for Tolerating Multi-Node Failures
Hiroshi Nakamura, Takuro Hayashida, Masaaki Kondo, Yuya Tajima, Masashi Imai, Takashi Nanya
Proc. SRDS2004 116 - 125 2004年10月
-
Asynchronous scan-latch controller for low area overhead DFT
M.Tsukisaka, M.Imai, T.Nanya
Proc. ICCD2004 66 - 71 2004年10月
-
動作仕様記述からの非同期式制御回路合成手法
齋藤 寛,川鍋昌紀,今井 雅,中村 宏,南谷 崇
情報処理学会 DAシンポジウム2004論文集 289 - 294 2004年07月
-
多重故障を考慮した計算機クラスタ向けSkewed Checkpointingの検討
田島裕也,林田卓郎,近藤正章,今井雅,中村宏,南谷崇
電子情報通信学会技術研究報告 DC2004 ( 19 ) 37 - 42 2004年07月
-
非同期式データパス回路合成における性能を維持した探索空間削減手法
川鍋昌紀,齋藤 寛,今井 雅,中村 宏,南谷 崇
情報処理学会 DAシンポジウム2004論文集 295 - 300 2004年07月