論文 - 今井 雅
-
ランダム遅延素子を用いた耐タンパ非同期式パイプライン回路
豊嶋太樹, 黒川敦, 今井雅
電子情報通信学会技術研究報告 VLD2016-40 185 - 190 2016年06月
-
多数決イネーブルラッチを用いた非同期式回路の耐故障性に関する一検討
今井雅, 米田友洋
電子情報通信学会技術研究報告 VLD2016-39 179 - 184 2016年06月
-
Can Asynchronous Circuits Tolerate Hardware Trojan Threat?
Masashi Imai, Tomohiro Yoneda
Proc. ASYNC2016 2016年05月
-
A Task Allocation Method for the DTTR Scheme based on Task Scheduling of Fault Patterns
Hiroshi Saito, Masashi Imai, Tomohiro Yoneda
Proc. ISCAS2016 2016年05月
-
Power-Gated Single-Track Asynchronous Circuits Using Three-Terminal MTJ-Based Nonvolatile Devices for Energy Harvesting Systems
Tomohiro Yoneda, Naoya Onizawa, Masashi Imai, Takahiro Hanyu
Proc. ASYNC2016 2016年05月
-
ウェアラブルセンサを用いた歩行時の腕の状態認識
溝口真太郎, 深瀬政秋, 今井雅, 古見薫, 新岡七奈子, 黒川敦
情報処理学会第78回全国大会, 1V-01 2016年03月
-
ラッチベース非同期式回路のテストに関する研究
寺山恭平, 今井雅
情報処理学会東北支部研究報告 Vol.2015-8 No.B1-2 2016年02月
-
DTTR方式によるマルチコアシステム向けのタスクの最大並列度を基にしたタスク割り当て手法
齋藤寛, 今井雅, 米田友洋
電子情報通信学会技術研究報告 VLD2015-113 13 - 18 2016年02月
-
ディペンダブル・ネットワーク・オンチッププラットフォームの開発に関する研究
佐藤謙介, 今井雅
情報処理学会東北支部研究報告 Vol.2015-8 No.B1-1 2016年02月
-
ラッチベース非同期式回路のテストに関する研究
寺山恭平, 今井雅
情報処理学会東北支部研究報告 Vol. 2015-8 ( No. B1-2 ) 2016年02月
-
A Study on Byzantine Fault Tolerant Systems using SCore Cluster System Software
Tohoku-Section Joint Convention Record of Institutes of Electrical and Information Engineers, Japan 2016 ( 0 ) 26 - 26 2016年
-
ラッチベース非同期式回路のスキャンテスト
今井 雅
電子情報通信学会論文誌 J99-A 2016年
-
非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価
石川達也, 黒川敦, 今井雅
電子情報通信学会 技術研究報告 VLD2015-68,DC2015-64 195 - 200 2015年12月
-
QDIモデルに基づく非同期式VLSIの低電圧特性の評価
田近龍平, 黒川敦, 今井雅
電子情報通信学会 技術研究報告 VLD2015-67,DC2015-63 189 - 194 2015年12月
-
非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価
石川達也, 黒川敦, 今井雅
電子情報通信学会技術研究報告 VLD2015-68, DC2015-64 195 - 200 2015年12月
-
DTTR方式によるマルチコアシステムの信頼性向上のためのタスク割り当て手法の検討
齋藤寛, 米田友洋, 今井雅
情報処理学会研究報告 Vol.2015-SLDM-172 No.12 63 - 68 2015年10月
-
DTTR方式による高信頼マルチコアシステムの性能評価に関する一考察
佐藤謙介, 齋藤寛, 米田友洋, 今井雅
情報処理学会研究報告 Vol.2015-SLDM-172 No.11 57 - 62 2015年10月
-
A New Encoding Mechanism for Low Power Inter-Chip Serial Communication in Asynchronous Circuits
Tomohiro Yoneda, Masashi Imai
Proc. ICCD2015 Poster Session 424 - 427 2015年10月
-
Dependable Real-Time Task Execution Scheme for a Many-Core Platform
Tomohiro Yoneda, Masashi Imai, Hiroshi Saito, Kenji Kise
Proc. DFTS2015 198 - 205 2015年10月
-
Clock Skew Reduction for Stacked Chips Using Multiple Source Buffers
Nanako Niioka, Masashi Imai, Masa-Aki Fukase, Yuuki Miura, Kaoru Furumi, Atsushi Kurokawa
Proc. ISCIT2015 2015年10月